|
|
|
Este martes 22 de septiembre, a las 9:00 horas, se dará inicio al seminario “Cómo reducir el riesgo en la implementación de Sistemas HVDC con Hardware in the Loop”.
Descubre como abordar los numerosos desafíos que impone HVDC con simulación en tiempo real. Los conversores multinivel (MMC) son un componente esencial de los sistemas HVDC y ofrecen muchas ventajas sobre los convertidores convencionales, pero sus sofisticados controladores requieren herramientas de simulación para pruebas y validación.
La tecnología de OPAL-RT puede ayudar eficientemente a los ingenieros a desarrollar nuevos algoritmos de control MMC, así como montar una plataforma de Hardware-In-the-Loop (HIL) para probar y validar los controladores implementados con enormes capacidades de simulación de grandes redes de CA y CC.
En este seminario, expertos de la Universidad IAEW RWTH de Alemania, una de las instituciones más prestigiadas del mundo en la investigación de tecnología y equipos para sistemas HVDC, presentará los resultados obtenidos con su banco de pruebas OPAL-RT MMC en el marco del proyecto PROMOTioN, centrado en la integración de parques eólicos y sistemas HVDC.
En este mismo seminario, contaremos con la participación de RTE, el operador francés del sistema de transmisión. Su presentación se centrará en exponer como eliminar los riesgos de la integración de HVDC mediante el uso de simulación en tiempo real mostrando para ello el ejemplo práctico del enlace HVDC entre Francia y España INELFE.
Entre los expertos que presentarán en el seminario, se encuentran:
- Philipp Ruffing, Head of Team DC Control and Protection de RWTH Aachen University.
- Wei Li, Power System Simulation Specialist de OPAL-RT Technologies.
- Amit Kumar KS, Specialist in PHIL and Simulations de OPAL-RT Technologies.
- Sébastien Dennetière, Power Systems Expert en RTE.
Puede ver la agenda en https://tinyurl.com/y2j8rjo5
Inscripciones en https://tinyurl.com/yxnooguj
|